| Index: tests_lit/llvm2ice_tests/vector-align.ll
|
| diff --git a/tests_lit/llvm2ice_tests/vector-align.ll b/tests_lit/llvm2ice_tests/vector-align.ll
|
| index 85f09fd54da9bddde5d46a9b7d00599c7a53ecfd..71731406e131958e6199773ce05d1d4974d1e899 100644
|
| --- a/tests_lit/llvm2ice_tests/vector-align.ll
|
| +++ b/tests_lit/llvm2ice_tests/vector-align.ll
|
| @@ -7,7 +7,7 @@
|
| ; RUN: %p2i -i %s --filetype=obj --disassemble --args -O2 | FileCheck %s
|
| ; RUN: %p2i -i %s --filetype=obj --disassemble --args -Om1 | FileCheck %s
|
|
|
| -define <4 x i32> @test_add(i32 %addr_i, <4 x i32> %addend) {
|
| +define internal <4 x i32> @test_add(i32 %addr_i, <4 x i32> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x i32>*
|
| %loaded = load <4 x i32>, <4 x i32>* %addr, align 4
|
| @@ -18,7 +18,7 @@ entry:
|
| ; CHECK-NOT: paddd xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: paddd xmm{{.}},
|
|
|
| -define <4 x i32> @test_and(i32 %addr_i, <4 x i32> %addend) {
|
| +define internal <4 x i32> @test_and(i32 %addr_i, <4 x i32> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x i32>*
|
| %loaded = load <4 x i32>, <4 x i32>* %addr, align 4
|
| @@ -29,7 +29,7 @@ entry:
|
| ; CHECK-NOT: pand xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: pand xmm{{.}},
|
|
|
| -define <4 x i32> @test_or(i32 %addr_i, <4 x i32> %addend) {
|
| +define internal <4 x i32> @test_or(i32 %addr_i, <4 x i32> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x i32>*
|
| %loaded = load <4 x i32>, <4 x i32>* %addr, align 4
|
| @@ -40,7 +40,7 @@ entry:
|
| ; CHECK-NOT: por xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: por xmm{{.}},
|
|
|
| -define <4 x i32> @test_xor(i32 %addr_i, <4 x i32> %addend) {
|
| +define internal <4 x i32> @test_xor(i32 %addr_i, <4 x i32> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x i32>*
|
| %loaded = load <4 x i32>, <4 x i32>* %addr, align 4
|
| @@ -51,7 +51,7 @@ entry:
|
| ; CHECK-NOT: pxor xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: pxor xmm{{.}},
|
|
|
| -define <4 x i32> @test_sub(i32 %addr_i, <4 x i32> %addend) {
|
| +define internal <4 x i32> @test_sub(i32 %addr_i, <4 x i32> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x i32>*
|
| %loaded = load <4 x i32>, <4 x i32>* %addr, align 4
|
| @@ -62,7 +62,7 @@ entry:
|
| ; CHECK-NOT: psubd xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: psubd xmm{{.}},
|
|
|
| -define <4 x float> @test_fadd(i32 %addr_i, <4 x float> %addend) {
|
| +define internal <4 x float> @test_fadd(i32 %addr_i, <4 x float> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x float>*
|
| %loaded = load <4 x float>, <4 x float>* %addr, align 4
|
| @@ -73,7 +73,7 @@ entry:
|
| ; CHECK-NOT: addps xmm{{.}},XMMWORD PTR [e{{ax|cx|dx|di|si|bx|bp}}
|
| ; CHECK: addps xmm{{.}},
|
|
|
| -define <4 x float> @test_fsub(i32 %addr_i, <4 x float> %addend) {
|
| +define internal <4 x float> @test_fsub(i32 %addr_i, <4 x float> %addend) {
|
| entry:
|
| %addr = inttoptr i32 %addr_i to <4 x float>*
|
| %loaded = load <4 x float>, <4 x float>* %addr, align 4
|
|
|